mb/*/*/gpio: Use static for const structures
Autoport generates these structures as static so let's make it consistent.
See also commit 128205fd
with Change-Id
I83382d38a4a3b7ed11b8e7077cc5fbe154e261a7 ("autoport/bd82x6x.go: Improve
gpio.c generation").
Change-Id: I4e07bd755ca4a65b76c69625d235a879fe7b43cb
Signed-off-by: Peter Lemenkov <lemenkov@gmail.com>
Reviewed-on: https://review.coreboot.org/c/coreboot/+/33524
Reviewed-by: Paul Menzel <paulepanter@users.sourceforge.net>
Reviewed-by: HAOUAS Elyes <ehaouas@noos.fr>
Tested-by: build bot (Jenkins) <no-reply@coreboot.org>
This commit is contained in:
parent
9153271368
commit
6752b61514
|
@ -12,7 +12,7 @@
|
|||
*/
|
||||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -47,7 +47,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -82,7 +82,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_HIGH,
|
||||
|
@ -117,7 +117,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio0 = GPIO_RESET_PWROK,
|
||||
.gpio1 = GPIO_RESET_PWROK,
|
||||
.gpio2 = GPIO_RESET_PWROK,
|
||||
|
@ -152,7 +152,7 @@ const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
|||
.gpio31 = GPIO_RESET_PWROK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio0 = GPIO_NO_INVERT,
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio2 = GPIO_NO_INVERT,
|
||||
|
@ -187,7 +187,7 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio31 = GPIO_NO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio0 = GPIO_NO_BLINK,
|
||||
.gpio1 = GPIO_NO_BLINK,
|
||||
.gpio2 = GPIO_NO_BLINK,
|
||||
|
@ -222,7 +222,7 @@ const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
|||
.gpio31 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -257,7 +257,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_OUTPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_OUTPUT,
|
||||
|
@ -292,7 +292,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_LOW,
|
||||
.gpio33 = GPIO_LEVEL_LOW,
|
||||
.gpio34 = GPIO_LEVEL_HIGH,
|
||||
|
@ -327,7 +327,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
.gpio32 = GPIO_RESET_PWROK,
|
||||
.gpio33 = GPIO_RESET_PWROK,
|
||||
.gpio34 = GPIO_RESET_PWROK,
|
||||
|
@ -362,7 +362,7 @@ const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
|||
.gpio63 = GPIO_RESET_PWROK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -377,7 +377,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -392,7 +392,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
@ -407,7 +407,7 @@ const struct pch_gpio_set3 pch_gpio_set3_level = {
|
|||
.gpio75 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
.gpio64 = GPIO_RESET_PWROK,
|
||||
.gpio65 = GPIO_RESET_PWROK,
|
||||
.gpio66 = GPIO_RESET_PWROK,
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio6 = GPIO_MODE_GPIO,
|
||||
.gpio7 = GPIO_MODE_GPIO,
|
||||
|
@ -39,7 +39,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio28 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_OUTPUT,
|
||||
.gpio6 = GPIO_DIR_INPUT,
|
||||
.gpio7 = GPIO_DIR_INPUT,
|
||||
|
@ -63,7 +63,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio28 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW,
|
||||
.gpio11 = GPIO_LEVEL_HIGH,
|
||||
.gpio16 = GPIO_LEVEL_LOW,
|
||||
|
@ -76,15 +76,15 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio28 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio13 = GPIO_INVERT,
|
||||
.gpio14 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_NATIVE,
|
||||
.gpio34 = GPIO_MODE_NATIVE,
|
||||
|
@ -95,7 +95,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio39 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_OUTPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_OUTPUT,
|
||||
|
@ -106,7 +106,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio39 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_NATIVE,
|
||||
.gpio2 = GPIO_MODE_NATIVE,
|
||||
|
@ -50,7 +50,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_OUTPUT,
|
||||
|
@ -85,7 +85,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio6 = GPIO_LEVEL_HIGH,
|
||||
.gpio7 = GPIO_LEVEL_LOW,
|
||||
|
@ -108,12 +108,12 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio28 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio10 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_GPIO,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -124,7 +124,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio39 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_OUTPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_OUTPUT,
|
||||
|
@ -135,7 +135,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio39 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_NONE, /* Unused */
|
||||
.gpio1 = GPIO_MODE_NONE, /* Unused */
|
||||
.gpio2 = GPIO_MODE_NONE, /* Unused */
|
||||
|
@ -50,7 +50,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NONE, /* Unused */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT, /* Unused */
|
||||
.gpio1 = GPIO_DIR_INPUT, /* Unused */
|
||||
.gpio2 = GPIO_DIR_INPUT, /* Unused */
|
||||
|
@ -85,7 +85,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT, /* Unused */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW, /* Unused */
|
||||
.gpio1 = GPIO_LEVEL_LOW, /* Unused */
|
||||
.gpio2 = GPIO_LEVEL_LOW, /* Unused */
|
||||
|
@ -120,12 +120,12 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW, /* Unused */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio11 = GPIO_INVERT, /* invert touchpad wakeup pin */
|
||||
.gpio13 = GPIO_INVERT, /* invert EC SCI pin */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, /* Native - Connect to EC Clock Run */
|
||||
.gpio33 = GPIO_MODE_GPIO, /* Input - (Google protect BIOS ROM) */
|
||||
.gpio34 = GPIO_MODE_NONE, /* Unused */
|
||||
|
@ -160,7 +160,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, /* Native - SLP_S5 */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT, /* Native */
|
||||
.gpio33 = GPIO_DIR_INPUT, /* Input */
|
||||
.gpio34 = GPIO_DIR_INPUT, /* Unused */
|
||||
|
@ -195,7 +195,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_INPUT, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_LOW, /* Native */
|
||||
.gpio33 = GPIO_LEVEL_LOW, /* Input */
|
||||
.gpio34 = GPIO_LEVEL_LOW, /* Unused */
|
||||
|
@ -230,7 +230,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_LOW, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NONE, /* Unused */
|
||||
.gpio65 = GPIO_MODE_NONE, /* Unused */
|
||||
.gpio66 = GPIO_MODE_NONE, /* Unused */
|
||||
|
@ -245,7 +245,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_GPIO, /* Input - SMB_ME1_DAT */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT, /* Unused */
|
||||
.gpio65 = GPIO_DIR_INPUT, /* Unused */
|
||||
.gpio66 = GPIO_DIR_INPUT, /* Unused */
|
||||
|
@ -260,7 +260,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT, /* Input */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW, /* Unused */
|
||||
.gpio65 = GPIO_LEVEL_LOW, /* Unused */
|
||||
.gpio66 = GPIO_LEVEL_LOW, /* Unused */
|
||||
|
|
|
@ -18,7 +18,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, /* NMI_DBG# */
|
||||
.gpio3 = GPIO_MODE_GPIO, /* ALS_INT# */
|
||||
.gpio5 = GPIO_MODE_GPIO, /* SIM_DET */
|
||||
|
@ -35,7 +35,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio28 = GPIO_MODE_GPIO, /* SLP_ME_CSW_DEV# */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio3 = GPIO_DIR_INPUT,
|
||||
.gpio5 = GPIO_DIR_INPUT,
|
||||
|
@ -52,13 +52,13 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio28 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio6 = GPIO_LEVEL_HIGH,
|
||||
.gpio24 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio7 = GPIO_INVERT,
|
||||
.gpio8 = GPIO_INVERT,
|
||||
.gpio12 = GPIO_INVERT,
|
||||
|
@ -66,7 +66,7 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio15 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio36 = GPIO_MODE_GPIO, /* W_DISABLE_L */
|
||||
.gpio41 = GPIO_MODE_GPIO, /* SPD vector D0 */
|
||||
.gpio42 = GPIO_MODE_GPIO, /* SPD vector D1 */
|
||||
|
@ -75,7 +75,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio60 = GPIO_MODE_GPIO, /* DRAMRST_CNTRL_PCH */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio36 = GPIO_DIR_OUTPUT,
|
||||
.gpio41 = GPIO_DIR_INPUT,
|
||||
.gpio42 = GPIO_DIR_INPUT,
|
||||
|
@ -84,18 +84,18 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio60 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio36 = GPIO_LEVEL_HIGH,
|
||||
.gpio60 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -18,7 +18,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_NONE, /* NOT USED */
|
||||
.gpio1 = GPIO_MODE_NONE, /* NOT USED */
|
||||
.gpio2 = GPIO_MODE_NATIVE, /* NOT USED / PIRQE# */
|
||||
|
@ -53,7 +53,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE, /* ACPRESENT */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -88,7 +88,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW,
|
||||
.gpio1 = GPIO_LEVEL_LOW,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -123,14 +123,14 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio7 = GPIO_INVERT,
|
||||
.gpio8 = GPIO_INVERT,
|
||||
.gpio12 = GPIO_INVERT,
|
||||
.gpio15 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio36 = GPIO_MODE_GPIO, /* W_DISABLE_L */
|
||||
.gpio41 = GPIO_MODE_GPIO, /* SPD vector D0 */
|
||||
.gpio42 = GPIO_MODE_GPIO, /* SPD vector D1 */
|
||||
|
@ -139,7 +139,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio60 = GPIO_MODE_GPIO, /* DRAMRST_CNTRL_PCH */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_INPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -174,7 +174,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_LOW,
|
||||
.gpio33 = GPIO_LEVEL_LOW,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -209,7 +209,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NONE, /* NOT USED / CLK_FLEX0 */
|
||||
.gpio65 = GPIO_MODE_NONE, /* NOT USED / CLK_FLEX1 */
|
||||
.gpio66 = GPIO_MODE_NONE, /* NOT USED / CLK_FLEX2 */
|
||||
|
@ -224,7 +224,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, /* SML1DATA */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -239,7 +239,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
|
|
@ -18,7 +18,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, /* GPIO0 */
|
||||
.gpio1 = GPIO_MODE_GPIO, /* SIO_EXT_SMI# */
|
||||
.gpio2 = GPIO_MODE_NONE, /* NOT USED */
|
||||
|
@ -53,7 +53,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE, /* AC_PRESENT */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
/*
|
||||
* Note: Only gpio configured as "gpio" or "none" need to have the
|
||||
* direction configured.
|
||||
|
@ -86,7 +86,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio29 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
/*
|
||||
* Note: Only gpio configured as "gpio" or "none" need to have the
|
||||
* level set.
|
||||
|
@ -119,13 +119,13 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio29 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_INVERT,
|
||||
.gpio8 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, /* PCI_CLKRUN# */
|
||||
.gpio33 = GPIO_MODE_GPIO, /* GPIO33 */
|
||||
.gpio34 = GPIO_MODE_GPIO, /* CCD_ON */
|
||||
|
@ -160,7 +160,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, /* TP51 */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
/*
|
||||
* Note: Only gpio configured as "gpio" or "none" need to have the
|
||||
* direction configured.
|
||||
|
@ -190,7 +190,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio61 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
/*
|
||||
* Note: Only gpio configured as "gpio" or "none" need to have the
|
||||
* level set.
|
||||
|
@ -220,7 +220,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio61 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO, /* CLK_FLEX0 / TP38 */
|
||||
.gpio65 = GPIO_MODE_GPIO, /* CLK_FLEX1 / TP45 */
|
||||
.gpio66 = GPIO_MODE_GPIO, /* CLK_FLEX2 / TP83 */
|
||||
|
@ -235,7 +235,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, /* SMB_ME1_DAT */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
/*
|
||||
* Note: Only gpio configured as "gpio" or "none" need to have the
|
||||
* direction configured.
|
||||
|
@ -251,7 +251,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio72 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
/*
|
||||
* Note: Only gpio configured as "gpio" or "none" need to have the
|
||||
* level set.
|
||||
|
|
|
@ -18,7 +18,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio3 = GPIO_MODE_GPIO,
|
||||
|
@ -36,7 +36,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio28 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio3 = GPIO_DIR_INPUT,
|
||||
.gpio5 = GPIO_DIR_INPUT,
|
||||
|
@ -50,34 +50,34 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio27 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio36 = GPIO_MODE_GPIO,
|
||||
.gpio48 = GPIO_MODE_GPIO,
|
||||
.gpio57 = GPIO_MODE_GPIO,
|
||||
.gpio60 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio48 = GPIO_DIR_INPUT,
|
||||
.gpio57 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -23,7 +23,7 @@
|
|||
* system with vendor supplied firmware.
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, /* Unknown Input */
|
||||
.gpio1 = GPIO_MODE_GPIO, /* Unknown Input */
|
||||
.gpio2 = GPIO_MODE_GPIO, /* Unknown Input */
|
||||
|
@ -59,7 +59,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE /* Native - ACPRESENT */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT, /* Unknown Input */
|
||||
.gpio1 = GPIO_DIR_INPUT, /* Unknown Input */
|
||||
.gpio2 = GPIO_DIR_INPUT, /* Unknown Input */
|
||||
|
@ -94,7 +94,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW, /* Unknown Input */
|
||||
.gpio1 = GPIO_LEVEL_LOW, /* Unknown Input */
|
||||
.gpio2 = GPIO_LEVEL_LOW, /* Unknown Input */
|
||||
|
@ -129,7 +129,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, /* Native - CLKRUN# pin */
|
||||
.gpio33 = GPIO_MODE_GPIO, /* Unknown Output LOW */
|
||||
.gpio34 = GPIO_MODE_GPIO, /* Unknown Input */
|
||||
|
@ -164,7 +164,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, /* Native - SLP_S5# */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT, /* Native */
|
||||
.gpio33 = GPIO_DIR_OUTPUT, /* Unknown Output LOW */
|
||||
.gpio34 = GPIO_DIR_INPUT, /* Unknown Input */
|
||||
|
@ -199,7 +199,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_INPUT, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_LOW, /* Native */
|
||||
.gpio33 = GPIO_LEVEL_LOW, /* Unknown Output LOW */
|
||||
.gpio34 = GPIO_LEVEL_LOW, /* Unknown Input */
|
||||
|
@ -234,7 +234,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_LOW, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO, /* Unknown Output LOW */
|
||||
.gpio65 = GPIO_MODE_GPIO, /* Unknown Output LOW */
|
||||
.gpio66 = GPIO_MODE_GPIO, /* Unknown Output LOW */
|
||||
|
@ -249,7 +249,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, /* Native - SML1DATA */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT, /* Unknown Output LOW */
|
||||
.gpio65 = GPIO_DIR_OUTPUT, /* Unknown Output LOW */
|
||||
.gpio66 = GPIO_DIR_OUTPUT, /* Unknown Output LOW */
|
||||
|
@ -264,7 +264,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT, /* Native */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW, /* Unknown Output LOW */
|
||||
.gpio65 = GPIO_LEVEL_LOW, /* Unknown Output LOW */
|
||||
.gpio66 = GPIO_LEVEL_LOW, /* Unknown Output LOW */
|
||||
|
|
|
@ -16,7 +16,7 @@
|
|||
*/
|
||||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -42,7 +42,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio30 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_OUTPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_OUTPUT,
|
||||
|
@ -68,7 +68,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio30 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_HIGH,
|
||||
.gpio4 = GPIO_LEVEL_HIGH,
|
||||
|
@ -87,20 +87,20 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio30 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio24 = GPIO_RESET_RSMRST,
|
||||
.gpio30 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio35 = GPIO_MODE_GPIO,
|
||||
.gpio36 = GPIO_MODE_GPIO,
|
||||
|
@ -123,7 +123,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio61 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio35 = GPIO_DIR_OUTPUT,
|
||||
.gpio36 = GPIO_DIR_INPUT,
|
||||
|
@ -145,7 +145,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio61 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio33 = GPIO_LEVEL_LOW,
|
||||
.gpio35 = GPIO_LEVEL_HIGH,
|
||||
.gpio50 = GPIO_LEVEL_HIGH,
|
||||
|
@ -159,10 +159,10 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio61 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -173,7 +173,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio71 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT,
|
||||
.gpio65 = GPIO_DIR_OUTPUT,
|
||||
.gpio66 = GPIO_DIR_OUTPUT,
|
||||
|
@ -184,7 +184,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio71 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
@ -193,7 +193,7 @@ const struct pch_gpio_set3 pch_gpio_set3_level = {
|
|||
.gpio71 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO, /* POUT1# (from palm sensor 1) */
|
||||
|
@ -47,7 +47,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_OUTPUT,
|
||||
.gpio1 = GPIO_DIR_OUTPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -79,7 +79,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio3 = GPIO_LEVEL_HIGH,
|
||||
|
@ -101,11 +101,11 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio30 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio24 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio2 = GPIO_INVERT,
|
||||
.gpio4 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_NO_INVERT,
|
||||
|
@ -118,10 +118,10 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio31 = GPIO_NO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio33 = GPIO_MODE_GPIO, /* PCH_WLBT_OFF_5# (to WLAN mPCIe pin 5) */
|
||||
/* GPIO34 marked as PCH_BT_ON#, but is native (STP_PCI#) */
|
||||
.gpio35 = GPIO_MODE_GPIO, /* 3G_DET# (from WWAN/mSATA mPCIe pin 43) */
|
||||
|
@ -148,7 +148,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio60 = GPIO_MODE_GPIO, /* DRAMRST_CNTRL_PCH */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio35 = GPIO_DIR_INPUT,
|
||||
.gpio36 = GPIO_DIR_OUTPUT,
|
||||
|
@ -173,7 +173,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio60 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio36 = GPIO_LEVEL_HIGH,
|
||||
.gpio37 = GPIO_LEVEL_HIGH,
|
||||
|
@ -194,10 +194,10 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio60 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio68 = GPIO_MODE_GPIO,
|
||||
|
@ -208,7 +208,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio74 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT,
|
||||
.gpio65 = GPIO_DIR_OUTPUT,
|
||||
.gpio68 = GPIO_DIR_OUTPUT,
|
||||
|
@ -219,7 +219,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio74 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_HIGH,
|
||||
.gpio68 = GPIO_LEVEL_LOW,
|
||||
|
@ -227,7 +227,7 @@ const struct pch_gpio_set3 pch_gpio_set3_level = {
|
|||
.gpio74 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -12,7 +12,7 @@
|
|||
*/
|
||||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, // -USB30_SMIB - input
|
||||
.gpio1 = GPIO_MODE_GPIO, // -EC_SCI - input
|
||||
.gpio2 = GPIO_MODE_GPIO, // -LCD_PRESENCE - input
|
||||
|
@ -47,7 +47,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE, // ACPRESENT - input
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -82,7 +82,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -117,17 +117,17 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio0 = GPIO_INVERT,
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio18 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, // CLKRUN - output
|
||||
.gpio33 = GPIO_MODE_GPIO, // SATA_DOCK_DTCT - output to SATA4GP
|
||||
.gpio34 = GPIO_MODE_GPIO, // DGFX_VRM_ID - input - HIGH: 1GB / LOW: 2GB
|
||||
|
@ -162,7 +162,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, // SLP_S5 - output
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -197,7 +197,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_HIGH,
|
||||
|
@ -232,7 +232,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NATIVE, // NC
|
||||
.gpio65 = GPIO_MODE_NATIVE, // VIDEO_CLK_27M_NSS - output
|
||||
.gpio66 = GPIO_MODE_NATIVE, // NC
|
||||
|
@ -247,7 +247,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, // SML1DATA - EC_SDA2 - i/o
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT,
|
||||
.gpio65 = GPIO_DIR_OUTPUT,
|
||||
.gpio66 = GPIO_DIR_OUTPUT,
|
||||
|
@ -262,7 +262,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_HIGH,
|
||||
.gpio66 = GPIO_LEVEL_HIGH,
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -37,7 +37,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio29 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -52,26 +52,26 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio27 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio10 = GPIO_LEVEL_HIGH,
|
||||
.gpio22 = GPIO_LEVEL_HIGH,
|
||||
.gpio29 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio24 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
.gpio35 = GPIO_MODE_GPIO,
|
||||
|
@ -91,7 +91,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio57 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
.gpio35 = GPIO_DIR_INPUT,
|
||||
.gpio36 = GPIO_DIR_INPUT,
|
||||
|
@ -105,7 +105,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio57 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio43 = GPIO_LEVEL_HIGH,
|
||||
.gpio51 = GPIO_LEVEL_HIGH,
|
||||
|
@ -114,10 +114,10 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio55 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -128,7 +128,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio71 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -139,10 +139,10 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio71 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -12,7 +12,7 @@
|
|||
*/
|
||||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO, // -EC_SCI - input
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -47,7 +47,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -82,7 +82,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -117,21 +117,21 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio24 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio18 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -166,7 +166,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -201,7 +201,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -236,7 +236,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -251,7 +251,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -266,7 +266,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_HIGH,
|
||||
.gpio66 = GPIO_LEVEL_HIGH,
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, // -USB30_SMI - input
|
||||
.gpio1 = GPIO_MODE_GPIO, // -EC_SCI - input
|
||||
.gpio2 = GPIO_MODE_GPIO, // -LCD_PRESENCE - input
|
||||
|
@ -50,7 +50,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE, // ACPRESENT - input
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -85,7 +85,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -120,17 +120,17 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio7 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio18 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, // CLKRUN - output
|
||||
.gpio33 = GPIO_MODE_GPIO, // SATA_DOCK_DTCT - output to SATA4GP
|
||||
.gpio34 = GPIO_MODE_GPIO, // VRAM_SIZE_ID - input - HIGH: 1GB / LOW: 2GB
|
||||
|
@ -165,7 +165,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, // SLP_S5 - output
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -200,7 +200,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_HIGH,
|
||||
|
@ -235,7 +235,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NATIVE, // NC
|
||||
.gpio65 = GPIO_MODE_NATIVE, // NC
|
||||
.gpio66 = GPIO_MODE_NATIVE, // NC
|
||||
|
@ -250,7 +250,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, // SML1DATA - EC_SDA2 - i/o
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT,
|
||||
.gpio65 = GPIO_DIR_OUTPUT,
|
||||
.gpio66 = GPIO_DIR_OUTPUT,
|
||||
|
@ -265,7 +265,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_HIGH,
|
||||
.gpio66 = GPIO_LEVEL_HIGH,
|
||||
|
|
|
@ -12,7 +12,7 @@
|
|||
*/
|
||||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -47,7 +47,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -82,7 +82,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -117,7 +117,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio0 = GPIO_NO_INVERT,
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio2 = GPIO_NO_INVERT,
|
||||
|
@ -152,7 +152,7 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio31 = GPIO_NO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio0 = GPIO_NO_BLINK,
|
||||
.gpio1 = GPIO_NO_BLINK,
|
||||
.gpio2 = GPIO_NO_BLINK,
|
||||
|
@ -187,7 +187,7 @@ const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
|||
.gpio31 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -222,7 +222,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -257,7 +257,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -292,7 +292,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -307,7 +307,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -322,7 +322,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_HIGH,
|
||||
.gpio66 = GPIO_LEVEL_HIGH,
|
||||
|
|
|
@ -17,7 +17,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -52,7 +52,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -74,7 +74,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio29 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio8 = GPIO_LEVEL_LOW,
|
||||
.gpio10 = GPIO_LEVEL_HIGH,
|
||||
.gpio15 = GPIO_LEVEL_LOW,
|
||||
|
@ -84,19 +84,19 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio29 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio24 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -131,7 +131,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
.gpio35 = GPIO_DIR_INPUT,
|
||||
|
@ -151,7 +151,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio57 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio43 = GPIO_LEVEL_HIGH,
|
||||
.gpio51 = GPIO_LEVEL_HIGH,
|
||||
|
@ -160,10 +160,10 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio55 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -178,7 +178,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -189,10 +189,10 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio71 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -40,7 +40,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio29 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_OUTPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_OUTPUT,
|
||||
|
@ -65,7 +65,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio29 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_HIGH,
|
||||
.gpio3 = GPIO_LEVEL_HIGH,
|
||||
|
@ -84,19 +84,19 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio29 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio24 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
.gpio35 = GPIO_MODE_GPIO,
|
||||
|
@ -117,7 +117,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio61 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_OUTPUT,
|
||||
.gpio35 = GPIO_DIR_OUTPUT,
|
||||
|
@ -138,7 +138,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio61 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio33 = GPIO_LEVEL_LOW,
|
||||
.gpio34 = GPIO_LEVEL_HIGH,
|
||||
.gpio35 = GPIO_LEVEL_HIGH,
|
||||
|
@ -149,10 +149,10 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio61 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -164,7 +164,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio72 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT,
|
||||
.gpio65 = GPIO_DIR_OUTPUT,
|
||||
.gpio66 = GPIO_DIR_OUTPUT,
|
||||
|
@ -176,7 +176,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio72 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_HIGH,
|
||||
|
@ -186,7 +186,7 @@ const struct pch_gpio_set3 pch_gpio_set3_level = {
|
|||
.gpio72 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_map mainboard_gpio_map = {
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
*/
|
||||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -50,7 +50,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -85,7 +85,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -120,7 +120,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio0 = GPIO_RESET_PWROK,
|
||||
.gpio1 = GPIO_RESET_PWROK,
|
||||
.gpio2 = GPIO_RESET_PWROK,
|
||||
|
@ -155,7 +155,7 @@ const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
|||
.gpio31 = GPIO_RESET_PWROK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio0 = GPIO_NO_INVERT,
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio2 = GPIO_NO_INVERT,
|
||||
|
@ -190,7 +190,7 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio31 = GPIO_NO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio0 = GPIO_NO_BLINK,
|
||||
.gpio1 = GPIO_NO_BLINK,
|
||||
.gpio2 = GPIO_NO_BLINK,
|
||||
|
@ -225,7 +225,7 @@ const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
|||
.gpio31 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -260,7 +260,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -295,7 +295,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -330,7 +330,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
.gpio32 = GPIO_RESET_PWROK,
|
||||
.gpio33 = GPIO_RESET_PWROK,
|
||||
.gpio34 = GPIO_RESET_PWROK,
|
||||
|
@ -365,7 +365,7 @@ const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
|||
.gpio63 = GPIO_RESET_PWROK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -380,7 +380,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -395,7 +395,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
@ -410,7 +410,7 @@ const struct pch_gpio_set3 pch_gpio_set3_level = {
|
|||
.gpio75 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
.gpio64 = GPIO_RESET_PWROK,
|
||||
.gpio65 = GPIO_RESET_PWROK,
|
||||
.gpio66 = GPIO_RESET_PWROK,
|
||||
|
|
|
@ -13,7 +13,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
.gpio3 = GPIO_MODE_GPIO,
|
||||
|
@ -35,7 +35,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio28 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
.gpio3 = GPIO_DIR_INPUT,
|
||||
|
@ -57,7 +57,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio28 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio9 = GPIO_LEVEL_HIGH,
|
||||
.gpio19 = GPIO_LEVEL_HIGH,
|
||||
.gpio20 = GPIO_LEVEL_HIGH,
|
||||
|
@ -66,15 +66,15 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio28 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio8 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
.gpio36 = GPIO_MODE_GPIO,
|
||||
|
@ -89,7 +89,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio57 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_OUTPUT,
|
||||
.gpio36 = GPIO_DIR_INPUT,
|
||||
|
@ -104,7 +104,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio57 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
.gpio41 = GPIO_LEVEL_HIGH,
|
||||
|
|
|
@ -15,7 +15,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -50,7 +50,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio0 = GPIO_RESET_PWROK,
|
||||
.gpio1 = GPIO_RESET_PWROK,
|
||||
.gpio2 = GPIO_RESET_PWROK,
|
||||
|
@ -85,7 +85,7 @@ const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
|||
.gpio31 = GPIO_RESET_PWROK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -120,7 +120,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_HIGH,
|
||||
|
@ -155,7 +155,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||
.gpio0 = GPIO_NO_BLINK,
|
||||
.gpio1 = GPIO_NO_BLINK,
|
||||
.gpio2 = GPIO_NO_BLINK,
|
||||
|
@ -190,7 +190,7 @@ const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
|||
.gpio31 = GPIO_NO_BLINK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio0 = GPIO_NO_INVERT,
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio2 = GPIO_INVERT,
|
||||
|
@ -225,7 +225,7 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio31 = GPIO_NO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -260,7 +260,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_OUTPUT,
|
||||
.gpio33 = GPIO_DIR_OUTPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -295,7 +295,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_HIGH,
|
||||
|
@ -330,7 +330,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NATIVE,
|
||||
.gpio65 = GPIO_MODE_NATIVE,
|
||||
.gpio66 = GPIO_MODE_NATIVE,
|
||||
|
@ -345,7 +345,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_OUTPUT,
|
||||
.gpio65 = GPIO_DIR_OUTPUT,
|
||||
.gpio66 = GPIO_DIR_OUTPUT,
|
||||
|
@ -360,7 +360,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
|
|
@ -16,7 +16,7 @@
|
|||
|
||||
#include <southbridge/intel/common/gpio.h>
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO,
|
||||
.gpio1 = GPIO_MODE_GPIO,
|
||||
.gpio2 = GPIO_MODE_GPIO,
|
||||
|
@ -51,7 +51,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_INPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -86,7 +86,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_HIGH,
|
||||
.gpio1 = GPIO_LEVEL_HIGH,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -121,13 +121,13 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio6 = GPIO_INVERT,
|
||||
.gpio13 = GPIO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE,
|
||||
.gpio33 = GPIO_MODE_GPIO,
|
||||
.gpio34 = GPIO_MODE_GPIO,
|
||||
|
@ -162,7 +162,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_INPUT,
|
||||
.gpio34 = GPIO_DIR_OUTPUT,
|
||||
|
@ -197,7 +197,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_OUTPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_HIGH,
|
||||
.gpio33 = GPIO_LEVEL_HIGH,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -232,7 +232,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio63 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_GPIO,
|
||||
.gpio65 = GPIO_MODE_GPIO,
|
||||
.gpio66 = GPIO_MODE_GPIO,
|
||||
|
@ -247,7 +247,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -262,7 +262,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_HIGH,
|
||||
.gpio65 = GPIO_LEVEL_HIGH,
|
||||
.gpio66 = GPIO_LEVEL_HIGH,
|
||||
|
|
|
@ -22,7 +22,7 @@
|
|||
* GPIO SET 1 includes GPIO0 to GPIO31
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, /* CHP3_SERDBG */
|
||||
.gpio1 = GPIO_MODE_GPIO, /* KBC3_EXTSMI# */
|
||||
.gpio2 = GPIO_MODE_NATIVE, /* CHP3_ALSINT# (Light Sensor) */
|
||||
|
@ -57,7 +57,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE, /* KBC3_AC_PRESENT */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_OUTPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -92,7 +92,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW,
|
||||
.gpio1 = GPIO_LEVEL_LOW,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -127,7 +127,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
.gpio31 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||
.gpio0 = GPIO_NO_INVERT,
|
||||
.gpio1 = GPIO_INVERT,
|
||||
.gpio2 = GPIO_INVERT,
|
||||
|
@ -150,7 +150,7 @@ const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
* GPIO SET 2 includes GPIO32 to GPIO63
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, /* PCI3_CLKRUN# */
|
||||
.gpio33 = GPIO_MODE_GPIO, /* Onboard Memory Capacity */
|
||||
.gpio34 = GPIO_MODE_NONE,
|
||||
|
@ -185,7 +185,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, /* CHP3_SLPS5# */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_INPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -220,7 +220,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_LOW,
|
||||
.gpio33 = GPIO_LEVEL_LOW,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -259,7 +259,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
* GPIO SET 3 includes GPIO64 to GPIO75
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NONE,
|
||||
.gpio65 = GPIO_MODE_NONE,
|
||||
.gpio66 = GPIO_MODE_NONE,
|
||||
|
@ -274,7 +274,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, /* SIO3_THERM_SMDATA# */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -289,7 +289,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
@ -304,7 +304,7 @@ const struct pch_gpio_set3 pch_gpio_set3_level = {
|
|||
.gpio75 = GPIO_LEVEL_LOW,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
.gpio38 = GPIO_RESET_RSMRST,
|
||||
.gpio43 = GPIO_RESET_RSMRST,
|
||||
};
|
||||
|
|
|
@ -22,7 +22,7 @@
|
|||
* GPIO SET 1 includes GPIO0 to GPIO31
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||
.gpio0 = GPIO_MODE_GPIO, /* CHP3_SERDBG */
|
||||
.gpio1 = GPIO_MODE_GPIO, /* SIO3_EXTSMI# */
|
||||
.gpio2 = GPIO_MODE_NONE,
|
||||
|
@ -57,7 +57,7 @@ const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
|||
.gpio31 = GPIO_MODE_NATIVE, /* ACPRESENT (pullup) */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||
.gpio0 = GPIO_DIR_OUTPUT,
|
||||
.gpio1 = GPIO_DIR_INPUT,
|
||||
.gpio2 = GPIO_DIR_INPUT,
|
||||
|
@ -92,7 +92,7 @@ const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
|||
.gpio31 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||
.gpio0 = GPIO_LEVEL_LOW,
|
||||
.gpio1 = GPIO_LEVEL_LOW,
|
||||
.gpio2 = GPIO_LEVEL_LOW,
|
||||
|
@ -131,7 +131,7 @@ const struct pch_gpio_set1 pch_gpio_set1_level = {
|
|||
* GPIO SET 2 includes GPIO32 to GPIO63
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||
.gpio32 = GPIO_MODE_NATIVE, /* PCI3_CLKRUN# */
|
||||
.gpio33 = GPIO_MODE_NONE,
|
||||
.gpio34 = GPIO_MODE_NONE,
|
||||
|
@ -166,7 +166,7 @@ const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
|||
.gpio63 = GPIO_MODE_NATIVE, /* CHP3_SLPS5# */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||
.gpio32 = GPIO_DIR_INPUT,
|
||||
.gpio33 = GPIO_DIR_INPUT,
|
||||
.gpio34 = GPIO_DIR_INPUT,
|
||||
|
@ -201,7 +201,7 @@ const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
|||
.gpio63 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||
.gpio32 = GPIO_LEVEL_LOW,
|
||||
.gpio33 = GPIO_LEVEL_LOW,
|
||||
.gpio34 = GPIO_LEVEL_LOW,
|
||||
|
@ -240,7 +240,7 @@ const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
* GPIO SET 3 includes GPIO64 to GPIO75
|
||||
*/
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio64 = GPIO_MODE_NATIVE, /* CLK3_SIO48 */
|
||||
.gpio65 = GPIO_MODE_NONE,
|
||||
.gpio66 = GPIO_MODE_NONE,
|
||||
|
@ -255,7 +255,7 @@ const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
|||
.gpio75 = GPIO_MODE_NATIVE, /* SIO3_THERM_SMDATA# */
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio64 = GPIO_DIR_INPUT,
|
||||
.gpio65 = GPIO_DIR_INPUT,
|
||||
.gpio66 = GPIO_DIR_INPUT,
|
||||
|
@ -270,7 +270,7 @@ const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
|||
.gpio75 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
.gpio64 = GPIO_LEVEL_LOW,
|
||||
.gpio65 = GPIO_LEVEL_LOW,
|
||||
.gpio66 = GPIO_LEVEL_LOW,
|
||||
|
|
|
@ -89,7 +89,7 @@ static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
|||
.gpio29 = GPIO_NO_INVERT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
static const struct pch_gpio_set1 pch_gpio_set1_reset = {
|
||||
.gpio6 = GPIO_RESET_PWROK,
|
||||
.gpio7 = GPIO_RESET_PWROK,
|
||||
.gpio8 = GPIO_RESET_PWROK,
|
||||
|
@ -135,7 +135,7 @@ static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
|||
.gpio60 = GPIO_LEVEL_HIGH,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
static const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
||||
.gpio35 = GPIO_RESET_PWROK,
|
||||
.gpio37 = GPIO_RESET_PWROK,
|
||||
.gpio38 = GPIO_RESET_PWROK,
|
||||
|
@ -144,22 +144,22 @@ const struct pch_gpio_set2 pch_gpio_set2_reset = {
|
|||
.gpio60 = GPIO_RESET_PWROK,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||
.gpio68 = GPIO_MODE_GPIO,
|
||||
.gpio69 = GPIO_MODE_GPIO,
|
||||
.gpio72 = GPIO_MODE_GPIO,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||
.gpio68 = GPIO_DIR_INPUT,
|
||||
.gpio69 = GPIO_DIR_INPUT,
|
||||
.gpio72 = GPIO_DIR_INPUT,
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||
};
|
||||
|
||||
const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
static const struct pch_gpio_set3 pch_gpio_set3_reset = {
|
||||
.gpio68 = GPIO_RESET_PWROK,
|
||||
.gpio69 = GPIO_RESET_PWROK,
|
||||
.gpio72 = GPIO_RESET_PWROK,
|
||||
|
|
Loading…
Reference in New Issue