mb/amd/mayan/gpio: Configure mayan GPIOs

Configure mayan GPIOs per schematic 105-D59700-00A Rev 1.00

Signed-off-by: Fred Reitberger <reitbergerfred@gmail.com>
Change-Id: I283afc716487fd8fa6d455194c382d87a3e6860b
Reviewed-on: https://review.coreboot.org/c/coreboot/+/70207
Tested-by: build bot (Jenkins) <no-reply@coreboot.org>
Reviewed-by: Felix Held <felix-coreboot@felixheld.de>
This commit is contained in:
Fred Reitberger 2022-12-01 07:43:11 -05:00 committed by Felix Held
parent f90ceb4c3c
commit 8a979d92c9
2 changed files with 240 additions and 5 deletions

View File

@ -3,11 +3,73 @@
#include <soc/gpio.h>
#include "gpio.h"
/* TODO: Update for mayan */
/* GPIO pins used by coreboot should be initialized in bootblock */
static const struct soc_amd_gpio gpio_set_stage_reset[] = {
/* TPM CS */
PAD_NF(GPIO_29, SPI_TPM_CS_L, PULL_NONE),
/* ESPI_CS_L */
PAD_NF(GPIO_30, ESPI_CS_L, PULL_NONE),
/* ESPI_SOC_CLK */
PAD_NF(GPIO_77, SPI1_CLK, PULL_NONE),
/* ESPI_DATA0 */
PAD_NF(GPIO_81, SPI1_DAT0, PULL_NONE),
/* ESPI_DATA1 */
PAD_NF(GPIO_80, SPI1_DAT1, PULL_NONE),
/* ESPI_DATA2 */
PAD_NF(GPIO_68, SPI1_DAT2, PULL_NONE),
/* ESPI_DATA3 */
PAD_NF(GPIO_69, SPI1_DAT3, PULL_NONE),
/* ESPI_ALERT_L */
PAD_NF(GPIO_22, ESPI_ALERT_D1, PULL_NONE),
/* TPM IRQ */
PAD_SCI(GPIO_90, PULL_UP, EDGE_LOW),
/* SPI_ROM_REQ */
PAD_NF(GPIO_67, SPI_ROM_REQ, PULL_NONE),
/* SPI_ROM_GNT */
PAD_NF(GPIO_76, SPI_ROM_GNT, PULL_NONE),
/* KBRST_L */
PAD_NF(GPIO_21, KBRST_L, PULL_NONE),
/* Deassert PCIe Reset lines */
/* PCIE_RST0_L */
PAD_NFO(GPIO_26, PCIE_RST0_L, HIGH),
/* PCIE_RST1_L */
PAD_NFO(GPIO_27, PCIE_RST1_L, HIGH),
/* M2_SSD0_RST_L */
PAD_GPO(GPIO_78, HIGH),
/* M2_SSD1_RST_L */
PAD_GPO(GPIO_79, HIGH),
/* Enable UART 2 */
/* UART2_RXD */
PAD_NF(GPIO_136, UART2_RXD, PULL_NONE),
/* UART2_TXD */
PAD_NF(GPIO_138, UART2_TXD, PULL_NONE),
/* Enable UART 0 */
/* UART0_RXD */
PAD_NF(GPIO_141, UART0_RXD, PULL_NONE),
/* UART0_TXD */
PAD_NF(GPIO_143, UART0_TXD, PULL_NONE),
/* FANOUT0 */
PAD_NF(GPIO_85, FANOUT0, PULL_NONE),
/* I2C0 SCL */
PAD_NF(GPIO_145, I2C0_SCL, PULL_NONE),
/* I2C0 SDA */
PAD_NF(GPIO_146, I2C0_SDA, PULL_NONE),
/* I2C1 SCL */
PAD_NF(GPIO_147, I2C1_SCL, PULL_NONE),
/* I2C1 SDA */
PAD_NF(GPIO_148, I2C1_SDA, PULL_NONE),
/* I2C2_SCL */
PAD_NF(GPIO_113, I2C2_SCL, PULL_NONE),
/* I2C2_SDA */
PAD_NF(GPIO_114, I2C2_SDA, PULL_NONE),
/* I2C3_SCL */
PAD_NF(GPIO_19, I2C3_SCL, PULL_NONE),
/* I2C3_SDA */
PAD_NF(GPIO_20, I2C3_SDA, PULL_NONE),
};
void mainboard_program_early_gpios(void)

View File

@ -3,15 +3,188 @@
#include <soc/gpio.h>
#include "gpio.h"
/* TODO: Update for mayan */
/*
* As a rule of thumb, GPIO pins used by coreboot should be initialized at
* bootblock while GPIO pins used only by the OS should be initialized at
* ramstage.
*/
static const struct soc_amd_gpio gpio_set_stage_ram[] = {
/* PWR_BTN_L */
PAD_NF(GPIO_0, PWR_BTN_L, PULL_NONE),
/* SYS_RESET_L */
PAD_NF(GPIO_1, SYS_RESET_L, PULL_NONE),
/* WAKE_L */
PAD_NF_SCI(GPIO_2, WAKE_L, PULL_NONE, EDGE_LOW),
/* PCIE_SD_WAKE_L */
PAD_SCI(GPIO_3, PULL_NONE, EDGE_LOW),
/* UART_WAKE_L_M2_APU */
PAD_SCI(GPIO_4, PULL_UP, EDGE_LOW),
/* Unused */
PAD_NC(GPIO_5),
/* M2_SSD1_DEVSLP */
PAD_GPO(GPIO_6, HIGH),
/* EC SCI */
PAD_SCI(GPIO_7, PULL_UP, EDGE_LOW),
/* TPAD_INT_L */
PAD_SCI(GPIO_8, PULL_UP, EDGE_LOW),
/* USB_HDR_P0/1/2/3_SMI_L */
PAD_SCI(GPIO_9, PULL_UP, EDGE_LOW),
/* MPM_EVENT_L, input or OD output */
PAD_GPI(GPIO_10, PULL_UP),
/* HP_MIC_DET_L */
PAD_GPI(GPIO_11, PULL_UP),
/* ALIGN_FLAG_MU_L */
PAD_GPO(GPIO_12, HIGH),
/* GPIO_13 - GPIO_15: Not available */
/* USB_OC0_L */
PAD_NF(GPIO_16, USB_OC0_L, PULL_NONE),
/* WAKE_ON_WAN_L */
PAD_SCI(GPIO_17, PULL_UP, EDGE_LOW),
/* PCIE_WLAN_WAKE_L */
PAD_SCI(GPIO_18, PULL_UP, EDGE_LOW),
/* I2C3_SCL */
PAD_NF(GPIO_19, I2C3_SCL, PULL_NONE),
/* I2C3_SDA */
PAD_NF(GPIO_20, I2C3_SDA, PULL_NONE),
/* KBRST_L */
PAD_NF(GPIO_21, KBRST_L, PULL_NONE),
/* ESPI_ALERT_L */
PAD_NF(GPIO_22, ESPI_ALERT_D1, PULL_NONE),
/* AC_PRES */
PAD_NF(GPIO_23, AC_PRES, PULL_NONE),
/* PCIE_LOM_WAKE_L */
PAD_SCI(GPIO_24, PULL_UP, EDGE_LOW),
/* GPIO_25: Not available */
/* PCIE_RST0_L */
PAD_NFO(GPIO_26, PCIE_RST0_L, HIGH),
/* PCIE_RST1_L */
PAD_NFO(GPIO_27, PCIE_RST1_L, HIGH),
/* GPIO_28: Not available */
/* TPM CS */
PAD_NF(GPIO_29, SPI_TPM_CS_L, PULL_NONE),
/* ESPI_CS_L */
PAD_NF(GPIO_30, ESPI_CS_L, PULL_NONE),
/* INT_CLKREQ_L */
PAD_INT(GPIO_31, PULL_NONE, EDGE_LOW, STATUS_DELIVERY),
/* TPNL_INT_L */
PAD_SCI(GPIO_32, PULL_UP, EDGE_LOW),
/* GPIO_33 - GPIO_37: Not available */
/* CLK_REQ5_L */
PAD_NF(GPIO_38, CLK_REQ5_L, PULL_NONE),
/* CLK_REQ6_L */
PAD_NF(GPIO_39, CLK_REQ6_L, PULL_NONE),
/* Unused */
PAD_NC(GPIO_40),
/* GPIO_41: Not available */
/* SD_CARD_PRSNT_L */
PAD_GPI(GPIO_42, PULL_UP),
/* GPIO_43 - GPIO_66: Not available */
/* SPI_ROM_REQ */
PAD_NF(GPIO_67, SPI_ROM_REQ, PULL_NONE),
/* ESPI_DATA2 */
PAD_NF(GPIO_68, SPI1_DAT2, PULL_NONE),
/* ESPI_DATA3 */
PAD_NF(GPIO_69, SPI1_DAT3, PULL_NONE),
/* SPI2_CLK */
PAD_NF(GPIO_70, SPI2_CLK, PULL_NONE),
/* GPIO_71 - GPIO_73: Not available */
/* NFC_SB_CTL/UART4_FC_L */
PAD_GPO(GPIO_74, HIGH),
/* SPI2_CS1_L */
PAD_NF(GPIO_75, SPI2_CS1_L, PULL_NONE),
/* SPI_ROM_GNT */
PAD_NF(GPIO_76, SPI_ROM_GNT, PULL_NONE),
/* ESPI_SOC_CLK */
PAD_NF(GPIO_77, SPI1_CLK, PULL_NONE),
/* M2_SSD0_RST_L */
PAD_GPO(GPIO_78, HIGH),
/* M2_SSD1_RST_L */
PAD_GPO(GPIO_79, HIGH),
/* ESPI_DATA1 */
PAD_NF(GPIO_80, SPI1_DAT1, PULL_NONE),
/* ESPI_DATA0 */
PAD_NF(GPIO_81, SPI1_DAT0, PULL_NONE),
/* GPIO_82 - GPIO_83: Not available */
/* FANIN0 */
PAD_NF(GPIO_84, FANIN0, PULL_NONE),
/* FANOUT0 */
PAD_NF(GPIO_85, FANOUT0, PULL_NONE),
/* Not available on package */
PAD_NC(GPIO_86),
/* GPIO_87 - GPIO_88: Not available */
/* DP_HPD_DIG_L */
PAD_GPI(GPIO_89, PULL_UP),
/* TPM IRQ */
PAD_SCI(GPIO_90, PULL_UP, EDGE_LOW),
/* NFC IRQ */
PAD_SCI(GPIO_91, PULL_UP, EDGE_LOW),
/* CLK_REQ0_L */
PAD_NF(GPIO_92, CLK_REQ0_L, PULL_NONE),
/* GPIO_93 - GPIO_103: Not available */
/* SPI2_DAT0 */
PAD_NF(GPIO_104, SPI2_DAT0, PULL_NONE),
/* SPI2_DAT1 */
PAD_NF(GPIO_105, SPI2_DAT1, PULL_NONE),
/* SPI2_DAT2 */
PAD_NF(GPIO_106, SPI2_DAT2, PULL_NONE),
/* SPI2_DAT3 */
PAD_NF(GPIO_107, SPI2_DAT3, PULL_NONE),
/* GPIO_108 - GPIO_112: Not available */
/* I2C2_SCL */
PAD_NF(GPIO_113, I2C2_SCL, PULL_NONE),
/* I2C2_SDA */
PAD_NF(GPIO_114, I2C2_SDA, PULL_NONE),
/* CLK_REQ1_L */
PAD_NF(GPIO_115, CLK_REQ1_L, PULL_NONE),
/* CLK_REQ2_L */
PAD_NF(GPIO_116, CLK_REQ2_L, PULL_NONE),
/* GPIO_117 - GPIO_129: Not available */
/* SATA_ACT_L - morgana does not have SATA, so force inactive */
PAD_GPO(GPIO_130, HIGH),
/* CLK_REQ3_L */
PAD_NF(GPIO_131, CLK_REQ3_L, PULL_NONE),
/* CLK_REQ4_L */
PAD_NF(GPIO_132, CLK_REQ4_L, PULL_NONE),
/* GPIO_133 - GPIO_134: Not available */
/* UART2_CTS_L */
PAD_NF(GPIO_135, UART2_CTS_L, PULL_NONE),
/* UART2_RXD */
PAD_NF(GPIO_136, UART2_RXD, PULL_NONE),
/* UART2_RTS_L */
PAD_NF(GPIO_137, UART2_RTS_L, PULL_NONE),
/* UART2_TXD */
PAD_NF(GPIO_138, UART2_TXD, PULL_NONE),
/* I2S_CODEC_INT */
PAD_INT(GPIO_139, PULL_NONE, EDGE_LOW, STATUS_DELIVERY),
/* UART0_CTS_L */
PAD_NF(GPIO_140, UART0_CTS_L, PULL_NONE),
/* UART0_RXD */
PAD_NF(GPIO_141, UART0_RXD, PULL_NONE),
/* UART0_RTS_L */
PAD_NF(GPIO_142, UART0_RTS_L, PULL_NONE),
/* UART0_TXD */
PAD_NF(GPIO_143, UART0_TXD, PULL_NONE),
/* CAM_FW_UPDATE_WP_L */
PAD_GPO(GPIO_144, LOW),
/* I2C0 SCL */
PAD_NF(GPIO_145, I2C0_SCL, PULL_NONE),
/* I2C0 SDA */
PAD_NF(GPIO_146, I2C0_SDA, PULL_NONE),
/* I2C1 SCL */
PAD_NF(GPIO_147, I2C1_SCL, PULL_NONE),
/* I2C1 SDA */
PAD_NF(GPIO_148, I2C1_SDA, PULL_NONE),
/* GPIO_149 - GPIO_152: Not available */
/* NFC_DWL_REQ */
PAD_GPO(GPIO_153, LOW),
/* APU_NFC_WAKE_L */
PAD_GPO(GPIO_154, HIGH),
/* UART4_RXD */
PAD_NF(GPIO_155, UART4_RXD, PULL_NONE),
/* UART4_TXD */
PAD_NF(GPIO_156, UART4_TXD, PULL_NONE),
/* ALERT_M2_WWAN_L */
PAD_INT(GPIO_157, PULL_UP, EDGE_LOW, STATUS_DELIVERY),
};
void mainboard_program_gpios(void)