soutbridge/*/bootblock: Use pci_dev_t over device_t typedef
Change-Id: I693b09d588ed6d56177cf86c23497231623b69c0 Signed-off-by: Edward O'Callaghan <eocallaghan@alterapraxis.com> Reviewed-on: http://review.coreboot.org/7193 Tested-by: build bot (Jenkins) Reviewed-by: Nico Huber <nico.h@gmx.de>
This commit is contained in:
parent
169c0df6b8
commit
9a817ef183
|
@ -33,7 +33,7 @@
|
|||
static void hudson_enable_rom(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x14, 3);
|
||||
|
||||
|
|
|
@ -26,7 +26,7 @@
|
|||
static void amd8111_enable_rom(void)
|
||||
{
|
||||
u8 byte;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = pci_io_locate_device(PCI_ID(PCI_VENDOR_ID_AMD,
|
||||
PCI_DEVICE_ID_AMD_8111_ISA), 0);
|
||||
|
|
|
@ -24,7 +24,7 @@ static void sb700_enable_rom(void)
|
|||
{
|
||||
u32 word;
|
||||
u32 dword;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x14, 0x03);
|
||||
/* SB700 LPC Bridge 0:20:3:44h.
|
||||
|
|
|
@ -23,7 +23,7 @@ static void enable_rom(void)
|
|||
{
|
||||
u16 word;
|
||||
u32 dword;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x14, 0x03);
|
||||
/* SB800 LPC Bridge 0:20:3:44h.
|
||||
|
@ -57,7 +57,7 @@ static void enable_rom(void)
|
|||
static void enable_prefetch(void)
|
||||
{
|
||||
u32 dword;
|
||||
device_t dev = PCI_DEV(0, 0x14, 0x03);
|
||||
pci_devfn_t dev = PCI_DEV(0, 0x14, 0x03);
|
||||
|
||||
/* Enable PrefetchEnSPIFromHost */
|
||||
dword = pci_io_read_config32(dev, 0xb8);
|
||||
|
@ -67,7 +67,7 @@ static void enable_prefetch(void)
|
|||
static void enable_spi_fast_mode(void)
|
||||
{
|
||||
u32 dword;
|
||||
device_t dev = PCI_DEV(0, 0x14, 0x03);
|
||||
pci_devfn_t dev = PCI_DEV(0, 0x14, 0x03);
|
||||
|
||||
// set temp MMIO base
|
||||
volatile u32 *spi_base = (void *)0xa0000000;
|
||||
|
|
|
@ -23,7 +23,7 @@ static void sb900_enable_rom(void)
|
|||
{
|
||||
u32 word;
|
||||
u32 dword;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x14, 0x03);
|
||||
/* SB900 LPC Bridge 0:20:3:44h.
|
||||
|
|
|
@ -34,7 +34,7 @@
|
|||
static void sb600_enable_rom(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = pci_io_locate_device(PCI_ID(PCI_VENDOR_ID_ATI,
|
||||
PCI_DEVICE_ID_ATI_SB600_LPC), 0);
|
||||
|
|
|
@ -35,7 +35,7 @@
|
|||
static void sb700_enable_rom(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x14, 3);
|
||||
|
||||
|
|
|
@ -33,7 +33,7 @@
|
|||
static void sb800_enable_rom(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x14, 3);
|
||||
|
||||
|
|
|
@ -26,7 +26,7 @@
|
|||
static void bcm5785_enable_rom(void)
|
||||
{
|
||||
u8 byte;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = pci_locate_device(PCI_ID(PCI_VENDOR_ID_SERVERWORKS,
|
||||
PCI_DEVICE_ID_SERVERWORKS_BCM5785_SB_PCI_MAIN), 0);
|
||||
|
|
|
@ -38,7 +38,7 @@ static void store_initial_timestamp(void)
|
|||
static void enable_spi_prefetch(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
|
@ -50,7 +50,7 @@ static void enable_spi_prefetch(void)
|
|||
|
||||
static void enable_port80_on_lpc(void)
|
||||
{
|
||||
device_t dev = PCI_DEV(0, 0x1f, 0);
|
||||
pci_devfn_t dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
/* Enable port 80 POST on LPC */
|
||||
pci_write_config32(dev, RCBA, DEFAULT_RCBA | 1);
|
||||
|
|
|
@ -43,7 +43,7 @@ static void store_initial_timestamp(void)
|
|||
static void enable_spi_prefetch(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
|
@ -55,7 +55,7 @@ static void enable_spi_prefetch(void)
|
|||
|
||||
static void enable_port80_on_lpc(void)
|
||||
{
|
||||
device_t dev = PCI_DEV(0, 0x1f, 0);
|
||||
pci_devfn_t dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
/* Enable port 80 POST on LPC */
|
||||
pci_write_config32(dev, RCBA, DEFAULT_RCBA | 1);
|
||||
|
|
|
@ -26,7 +26,7 @@
|
|||
static void i82371eb_enable_rom(void)
|
||||
{
|
||||
u16 reg16;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
/*
|
||||
* Note: The Intel 82371AB/EB/MB ISA device can be on different
|
||||
|
|
|
@ -34,7 +34,7 @@ static void store_initial_timestamp(void)
|
|||
static void enable_spi_prefetch(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
|
|
|
@ -22,7 +22,7 @@
|
|||
static void enable_spi_prefetch(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
|
|
|
@ -38,7 +38,7 @@ static void store_initial_timestamp(void)
|
|||
static void enable_spi_prefetch(void)
|
||||
{
|
||||
u8 reg8;
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
|
||||
dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
|
@ -51,7 +51,7 @@ static void enable_spi_prefetch(void)
|
|||
|
||||
static void map_rcba(void)
|
||||
{
|
||||
device_t dev = PCI_DEV(0, 0x1f, 0);
|
||||
pci_devfn_t dev = PCI_DEV(0, 0x1f, 0);
|
||||
|
||||
pci_write_config32(dev, RCBA, DEFAULT_RCBA | 1);
|
||||
}
|
||||
|
|
|
@ -29,7 +29,7 @@
|
|||
static void ck804_enable_rom(void)
|
||||
{
|
||||
unsigned char byte;
|
||||
device_t addr;
|
||||
pci_devfn_t addr;
|
||||
|
||||
/* Enable 4MB ROM access at 0xFFC00000 - 0xFFFFFFFF. */
|
||||
/* Locate the ck804 LPC. */
|
||||
|
|
|
@ -29,7 +29,7 @@ static void mcp55_enable_rom(void)
|
|||
{
|
||||
u8 byte;
|
||||
u16 word;
|
||||
device_t addr;
|
||||
pci_devfn_t addr;
|
||||
|
||||
/* Enable 4MB ROM access at 0xFFC00000 - 0xFFFFFFFF. */
|
||||
#if 0
|
||||
|
|
|
@ -30,7 +30,7 @@
|
|||
|
||||
static void sis966_enable_rom(void)
|
||||
{
|
||||
device_t addr;
|
||||
pci_devfn_t addr;
|
||||
|
||||
/* Enable 4MB ROM access at 0xFFC00000 - 0xFFFFFFFF. */
|
||||
addr = pci_locate_device(PCI_ID(PCI_VENDOR_ID_SIS,
|
||||
|
|
|
@ -22,7 +22,7 @@
|
|||
|
||||
static void bootblock_southbridge_init(void)
|
||||
{
|
||||
device_t dev;
|
||||
pci_devfn_t dev;
|
||||
/* don't walk other busses, HT is not enabled */
|
||||
|
||||
/* ROM decode last 8MB FF800000 - FFFFFFFF on VT8237S/VT8237A */
|
||||
|
|
Loading…
Reference in New Issue