x220: Move to common gpio.h inrastructure
Change-Id: Ic9734bf2672942a09f2136b0c066f2eda58486d9 Signed-off-by: Vladimir Serbinenko <phcoder@gmail.com> Reviewed-on: http://review.coreboot.org/7126 Tested-by: build bot (Jenkins) Reviewed-by: Edward O'Callaghan <eocallaghan@alterapraxis.com> Reviewed-by: Paul Menzel <paulepanter@users.sourceforge.net>
This commit is contained in:
parent
4743254424
commit
a8cfb255fb
|
@ -0,0 +1,380 @@
|
||||||
|
#include "southbridge/intel/bd82x6x/gpio.h"
|
||||||
|
static const struct pch_gpio_set1 pch_gpio_set1_mode = {
|
||||||
|
.gpio0 = GPIO_MODE_GPIO,
|
||||||
|
.gpio1 = GPIO_MODE_GPIO,
|
||||||
|
.gpio2 = GPIO_MODE_GPIO,
|
||||||
|
.gpio3 = GPIO_MODE_GPIO,
|
||||||
|
.gpio4 = GPIO_MODE_GPIO,
|
||||||
|
.gpio5 = GPIO_MODE_GPIO,
|
||||||
|
.gpio6 = GPIO_MODE_GPIO,
|
||||||
|
.gpio7 = GPIO_MODE_GPIO,
|
||||||
|
.gpio8 = GPIO_MODE_GPIO,
|
||||||
|
.gpio9 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio10 = GPIO_MODE_GPIO,
|
||||||
|
.gpio11 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio12 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio13 = GPIO_MODE_GPIO,
|
||||||
|
.gpio14 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio15 = GPIO_MODE_GPIO,
|
||||||
|
.gpio16 = GPIO_MODE_GPIO,
|
||||||
|
.gpio17 = GPIO_MODE_GPIO,
|
||||||
|
.gpio18 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio19 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio20 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio21 = GPIO_MODE_GPIO,
|
||||||
|
.gpio22 = GPIO_MODE_GPIO,
|
||||||
|
.gpio23 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio24 = GPIO_MODE_GPIO,
|
||||||
|
.gpio25 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio26 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio27 = GPIO_MODE_GPIO,
|
||||||
|
.gpio28 = GPIO_MODE_GPIO,
|
||||||
|
.gpio29 = GPIO_MODE_GPIO,
|
||||||
|
.gpio30 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio31 = GPIO_MODE_NATIVE,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set1 pch_gpio_set1_direction = {
|
||||||
|
.gpio0 = GPIO_DIR_INPUT,
|
||||||
|
.gpio1 = GPIO_DIR_INPUT,
|
||||||
|
.gpio2 = GPIO_DIR_INPUT,
|
||||||
|
.gpio3 = GPIO_DIR_INPUT,
|
||||||
|
.gpio4 = GPIO_DIR_INPUT,
|
||||||
|
.gpio5 = GPIO_DIR_INPUT,
|
||||||
|
.gpio6 = GPIO_DIR_INPUT,
|
||||||
|
.gpio7 = GPIO_DIR_INPUT,
|
||||||
|
.gpio8 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio9 = GPIO_DIR_INPUT,
|
||||||
|
.gpio10 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio11 = GPIO_DIR_INPUT,
|
||||||
|
.gpio12 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio13 = GPIO_DIR_INPUT,
|
||||||
|
.gpio14 = GPIO_DIR_INPUT,
|
||||||
|
.gpio15 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio16 = GPIO_DIR_INPUT,
|
||||||
|
.gpio17 = GPIO_DIR_INPUT,
|
||||||
|
.gpio18 = GPIO_DIR_INPUT,
|
||||||
|
.gpio19 = GPIO_DIR_INPUT,
|
||||||
|
.gpio20 = GPIO_DIR_INPUT,
|
||||||
|
.gpio21 = GPIO_DIR_INPUT,
|
||||||
|
.gpio22 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio23 = GPIO_DIR_INPUT,
|
||||||
|
.gpio24 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio25 = GPIO_DIR_INPUT,
|
||||||
|
.gpio26 = GPIO_DIR_INPUT,
|
||||||
|
.gpio27 = GPIO_DIR_INPUT,
|
||||||
|
.gpio28 = GPIO_DIR_INPUT,
|
||||||
|
.gpio29 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio30 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio31 = GPIO_DIR_INPUT,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set1 pch_gpio_set1_level = {
|
||||||
|
.gpio0 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio1 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio2 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio3 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio4 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio5 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio6 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio7 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio8 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio9 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio10 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio11 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio12 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio13 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio14 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio15 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio16 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio17 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio18 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio19 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio20 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio21 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio22 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio23 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio24 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio25 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio26 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio27 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio28 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio29 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio30 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio31 = GPIO_LEVEL_LOW,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set1 pch_gpio_set1_invert = {
|
||||||
|
.gpio0 = GPIO_INVERT,
|
||||||
|
.gpio1 = GPIO_INVERT,
|
||||||
|
.gpio2 = GPIO_NO_INVERT,
|
||||||
|
.gpio3 = GPIO_NO_INVERT,
|
||||||
|
.gpio4 = GPIO_NO_INVERT,
|
||||||
|
.gpio5 = GPIO_NO_INVERT,
|
||||||
|
.gpio6 = GPIO_INVERT,
|
||||||
|
.gpio7 = GPIO_NO_INVERT,
|
||||||
|
.gpio8 = GPIO_NO_INVERT,
|
||||||
|
.gpio9 = GPIO_NO_INVERT,
|
||||||
|
.gpio10 = GPIO_NO_INVERT,
|
||||||
|
.gpio11 = GPIO_NO_INVERT,
|
||||||
|
.gpio12 = GPIO_NO_INVERT,
|
||||||
|
.gpio13 = GPIO_INVERT,
|
||||||
|
.gpio14 = GPIO_NO_INVERT,
|
||||||
|
.gpio15 = GPIO_NO_INVERT,
|
||||||
|
.gpio16 = GPIO_NO_INVERT,
|
||||||
|
.gpio17 = GPIO_NO_INVERT,
|
||||||
|
.gpio18 = GPIO_NO_INVERT,
|
||||||
|
.gpio19 = GPIO_NO_INVERT,
|
||||||
|
.gpio20 = GPIO_NO_INVERT,
|
||||||
|
.gpio21 = GPIO_NO_INVERT,
|
||||||
|
.gpio22 = GPIO_NO_INVERT,
|
||||||
|
.gpio23 = GPIO_NO_INVERT,
|
||||||
|
.gpio24 = GPIO_NO_INVERT,
|
||||||
|
.gpio25 = GPIO_NO_INVERT,
|
||||||
|
.gpio26 = GPIO_NO_INVERT,
|
||||||
|
.gpio27 = GPIO_NO_INVERT,
|
||||||
|
.gpio28 = GPIO_NO_INVERT,
|
||||||
|
.gpio29 = GPIO_NO_INVERT,
|
||||||
|
.gpio30 = GPIO_NO_INVERT,
|
||||||
|
.gpio31 = GPIO_NO_INVERT,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set1 pch_gpio_set1_blink = {
|
||||||
|
.gpio0 = GPIO_NO_BLINK,
|
||||||
|
.gpio1 = GPIO_NO_BLINK,
|
||||||
|
.gpio2 = GPIO_NO_BLINK,
|
||||||
|
.gpio3 = GPIO_NO_BLINK,
|
||||||
|
.gpio4 = GPIO_NO_BLINK,
|
||||||
|
.gpio5 = GPIO_NO_BLINK,
|
||||||
|
.gpio6 = GPIO_NO_BLINK,
|
||||||
|
.gpio7 = GPIO_NO_BLINK,
|
||||||
|
.gpio8 = GPIO_NO_BLINK,
|
||||||
|
.gpio9 = GPIO_NO_BLINK,
|
||||||
|
.gpio10 = GPIO_NO_BLINK,
|
||||||
|
.gpio11 = GPIO_NO_BLINK,
|
||||||
|
.gpio12 = GPIO_NO_BLINK,
|
||||||
|
.gpio13 = GPIO_NO_BLINK,
|
||||||
|
.gpio14 = GPIO_NO_BLINK,
|
||||||
|
.gpio15 = GPIO_NO_BLINK,
|
||||||
|
.gpio16 = GPIO_NO_BLINK,
|
||||||
|
.gpio17 = GPIO_NO_BLINK,
|
||||||
|
.gpio18 = GPIO_NO_BLINK,
|
||||||
|
.gpio19 = GPIO_NO_BLINK,
|
||||||
|
.gpio20 = GPIO_NO_BLINK,
|
||||||
|
.gpio21 = GPIO_NO_BLINK,
|
||||||
|
.gpio22 = GPIO_NO_BLINK,
|
||||||
|
.gpio23 = GPIO_NO_BLINK,
|
||||||
|
.gpio24 = GPIO_NO_BLINK,
|
||||||
|
.gpio25 = GPIO_NO_BLINK,
|
||||||
|
.gpio26 = GPIO_NO_BLINK,
|
||||||
|
.gpio27 = GPIO_NO_BLINK,
|
||||||
|
.gpio28 = GPIO_NO_BLINK,
|
||||||
|
.gpio29 = GPIO_NO_BLINK,
|
||||||
|
.gpio30 = GPIO_NO_BLINK,
|
||||||
|
.gpio31 = GPIO_NO_BLINK,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set2 pch_gpio_set2_mode = {
|
||||||
|
.gpio32 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio33 = GPIO_MODE_GPIO,
|
||||||
|
.gpio34 = GPIO_MODE_GPIO,
|
||||||
|
.gpio35 = GPIO_MODE_GPIO,
|
||||||
|
.gpio36 = GPIO_MODE_GPIO,
|
||||||
|
.gpio37 = GPIO_MODE_GPIO,
|
||||||
|
.gpio38 = GPIO_MODE_GPIO,
|
||||||
|
.gpio39 = GPIO_MODE_GPIO,
|
||||||
|
.gpio40 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio41 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio42 = GPIO_MODE_GPIO,
|
||||||
|
.gpio43 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio44 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio45 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio46 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio47 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio48 = GPIO_MODE_GPIO,
|
||||||
|
.gpio49 = GPIO_MODE_GPIO,
|
||||||
|
.gpio50 = GPIO_MODE_GPIO,
|
||||||
|
.gpio51 = GPIO_MODE_GPIO,
|
||||||
|
.gpio52 = GPIO_MODE_GPIO,
|
||||||
|
.gpio53 = GPIO_MODE_GPIO,
|
||||||
|
.gpio54 = GPIO_MODE_GPIO,
|
||||||
|
.gpio55 = GPIO_MODE_GPIO,
|
||||||
|
.gpio56 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio57 = GPIO_MODE_GPIO,
|
||||||
|
.gpio58 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio59 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio60 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio61 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio62 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio63 = GPIO_MODE_NATIVE,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set2 pch_gpio_set2_direction = {
|
||||||
|
.gpio32 = GPIO_DIR_INPUT,
|
||||||
|
.gpio33 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio34 = GPIO_DIR_INPUT,
|
||||||
|
.gpio35 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio36 = GPIO_DIR_INPUT,
|
||||||
|
.gpio37 = GPIO_DIR_INPUT,
|
||||||
|
.gpio38 = GPIO_DIR_INPUT,
|
||||||
|
.gpio39 = GPIO_DIR_INPUT,
|
||||||
|
.gpio40 = GPIO_DIR_INPUT,
|
||||||
|
.gpio41 = GPIO_DIR_INPUT,
|
||||||
|
.gpio42 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio43 = GPIO_DIR_INPUT,
|
||||||
|
.gpio44 = GPIO_DIR_INPUT,
|
||||||
|
.gpio45 = GPIO_DIR_INPUT,
|
||||||
|
.gpio46 = GPIO_DIR_INPUT,
|
||||||
|
.gpio47 = GPIO_DIR_INPUT,
|
||||||
|
.gpio48 = GPIO_DIR_INPUT,
|
||||||
|
.gpio49 = GPIO_DIR_INPUT,
|
||||||
|
.gpio50 = GPIO_DIR_INPUT,
|
||||||
|
.gpio51 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio52 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio53 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio54 = GPIO_DIR_INPUT,
|
||||||
|
.gpio55 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio56 = GPIO_DIR_INPUT,
|
||||||
|
.gpio57 = GPIO_DIR_INPUT,
|
||||||
|
.gpio58 = GPIO_DIR_INPUT,
|
||||||
|
.gpio59 = GPIO_DIR_INPUT,
|
||||||
|
.gpio60 = GPIO_DIR_INPUT,
|
||||||
|
.gpio61 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio62 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio63 = GPIO_DIR_OUTPUT,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set2 pch_gpio_set2_level = {
|
||||||
|
.gpio32 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio33 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio34 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio35 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio36 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio37 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio38 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio39 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio40 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio41 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio42 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio43 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio44 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio45 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio46 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio47 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio48 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio49 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio50 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio51 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio52 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio53 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio54 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio55 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio56 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio57 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio58 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio59 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio60 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio61 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio62 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio63 = GPIO_LEVEL_HIGH,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set2 pch_gpio_set2_blink = {
|
||||||
|
.gpio32 = GPIO_NO_BLINK,
|
||||||
|
.gpio33 = GPIO_NO_BLINK,
|
||||||
|
.gpio34 = GPIO_NO_BLINK,
|
||||||
|
.gpio35 = GPIO_NO_BLINK,
|
||||||
|
.gpio36 = GPIO_NO_BLINK,
|
||||||
|
.gpio37 = GPIO_NO_BLINK,
|
||||||
|
.gpio38 = GPIO_NO_BLINK,
|
||||||
|
.gpio39 = GPIO_NO_BLINK,
|
||||||
|
.gpio40 = GPIO_NO_BLINK,
|
||||||
|
.gpio41 = GPIO_NO_BLINK,
|
||||||
|
.gpio42 = GPIO_NO_BLINK,
|
||||||
|
.gpio43 = GPIO_NO_BLINK,
|
||||||
|
.gpio44 = GPIO_NO_BLINK,
|
||||||
|
.gpio45 = GPIO_NO_BLINK,
|
||||||
|
.gpio46 = GPIO_NO_BLINK,
|
||||||
|
.gpio47 = GPIO_NO_BLINK,
|
||||||
|
.gpio48 = GPIO_NO_BLINK,
|
||||||
|
.gpio49 = GPIO_NO_BLINK,
|
||||||
|
.gpio50 = GPIO_NO_BLINK,
|
||||||
|
.gpio51 = GPIO_NO_BLINK,
|
||||||
|
.gpio52 = GPIO_NO_BLINK,
|
||||||
|
.gpio53 = GPIO_NO_BLINK,
|
||||||
|
.gpio54 = GPIO_NO_BLINK,
|
||||||
|
.gpio55 = GPIO_NO_BLINK,
|
||||||
|
.gpio56 = GPIO_NO_BLINK,
|
||||||
|
.gpio57 = GPIO_NO_BLINK,
|
||||||
|
.gpio58 = GPIO_NO_BLINK,
|
||||||
|
.gpio59 = GPIO_NO_BLINK,
|
||||||
|
.gpio60 = GPIO_NO_BLINK,
|
||||||
|
.gpio61 = GPIO_NO_BLINK,
|
||||||
|
.gpio62 = GPIO_NO_BLINK,
|
||||||
|
.gpio63 = GPIO_NO_BLINK,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set3 pch_gpio_set3_mode = {
|
||||||
|
.gpio64 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio65 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio66 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio67 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio68 = GPIO_MODE_GPIO,
|
||||||
|
.gpio69 = GPIO_MODE_GPIO,
|
||||||
|
.gpio70 = GPIO_MODE_GPIO,
|
||||||
|
.gpio71 = GPIO_MODE_GPIO,
|
||||||
|
.gpio72 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio73 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio74 = GPIO_MODE_NATIVE,
|
||||||
|
.gpio75 = GPIO_MODE_NATIVE,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set3 pch_gpio_set3_direction = {
|
||||||
|
.gpio64 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio65 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio66 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio67 = GPIO_DIR_OUTPUT,
|
||||||
|
.gpio68 = GPIO_DIR_INPUT,
|
||||||
|
.gpio69 = GPIO_DIR_INPUT,
|
||||||
|
.gpio70 = GPIO_DIR_INPUT,
|
||||||
|
.gpio71 = GPIO_DIR_INPUT,
|
||||||
|
.gpio72 = GPIO_DIR_INPUT,
|
||||||
|
.gpio73 = GPIO_DIR_INPUT,
|
||||||
|
.gpio74 = GPIO_DIR_INPUT,
|
||||||
|
.gpio75 = GPIO_DIR_INPUT,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_set3 pch_gpio_set3_level = {
|
||||||
|
.gpio64 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio65 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio66 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio67 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio68 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio69 = GPIO_LEVEL_LOW,
|
||||||
|
.gpio70 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio71 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio72 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio73 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio74 = GPIO_LEVEL_HIGH,
|
||||||
|
.gpio75 = GPIO_LEVEL_HIGH,
|
||||||
|
};
|
||||||
|
|
||||||
|
static const struct pch_gpio_map x220_gpio_map = {
|
||||||
|
.set1 = {
|
||||||
|
.mode = &pch_gpio_set1_mode,
|
||||||
|
.direction = &pch_gpio_set1_direction,
|
||||||
|
.level = &pch_gpio_set1_level,
|
||||||
|
.blink = &pch_gpio_set1_blink,
|
||||||
|
.invert = &pch_gpio_set1_invert,
|
||||||
|
},
|
||||||
|
.set2 = {
|
||||||
|
.mode = &pch_gpio_set2_mode,
|
||||||
|
.direction = &pch_gpio_set2_direction,
|
||||||
|
.level = &pch_gpio_set2_level,
|
||||||
|
},
|
||||||
|
.set3 = {
|
||||||
|
.mode = &pch_gpio_set3_mode,
|
||||||
|
.direction = &pch_gpio_set3_direction,
|
||||||
|
.level = &pch_gpio_set3_level,
|
||||||
|
},
|
||||||
|
};
|
|
@ -37,6 +37,7 @@
|
||||||
#include <arch/cpu.h>
|
#include <arch/cpu.h>
|
||||||
#include <cpu/x86/bist.h>
|
#include <cpu/x86/bist.h>
|
||||||
#include <cpu/x86/msr.h>
|
#include <cpu/x86/msr.h>
|
||||||
|
#include "gpio.h"
|
||||||
|
|
||||||
static void pch_enable_lpc(void)
|
static void pch_enable_lpc(void)
|
||||||
{
|
{
|
||||||
|
@ -128,17 +129,7 @@ void main(unsigned long bist)
|
||||||
pci_write_config32(PCH_LPC_DEV, GPIO_BASE, DEFAULT_GPIOBASE|1);
|
pci_write_config32(PCH_LPC_DEV, GPIO_BASE, DEFAULT_GPIOBASE|1);
|
||||||
pci_write_config8(PCH_LPC_DEV, GPIO_CNTL, 0x10);
|
pci_write_config8(PCH_LPC_DEV, GPIO_CNTL, 0x10);
|
||||||
|
|
||||||
outl(0x3963a5ff, DEFAULT_GPIOBASE);
|
setup_pch_gpios(&x220_gpio_map);
|
||||||
outl(0x9ebf6aff, DEFAULT_GPIOBASE + 4);
|
|
||||||
outl(0x66ff7ffb, DEFAULT_GPIOBASE + 0xc);
|
|
||||||
outl(0x00000000, DEFAULT_GPIOBASE + 0x18);
|
|
||||||
outl(0x00002043, DEFAULT_GPIOBASE + 0x2c);
|
|
||||||
outl(0x02ff04fe, DEFAULT_GPIOBASE + 0x30);
|
|
||||||
outl(0x1f47fbf5, DEFAULT_GPIOBASE + 0x34);
|
|
||||||
outl(0xbdecff87, DEFAULT_GPIOBASE + 0x38);
|
|
||||||
outl(0x000000f0, DEFAULT_GPIOBASE + 0x40);
|
|
||||||
outl(0x00000ff0, DEFAULT_GPIOBASE + 0x44);
|
|
||||||
outl(0x00000fcf, DEFAULT_GPIOBASE + 0x48);
|
|
||||||
|
|
||||||
early_usb_init((struct southbridge_usb_port []) {
|
early_usb_init((struct southbridge_usb_port []) {
|
||||||
{ 1, 0, 0 },
|
{ 1, 0, 0 },
|
||||||
|
|
Loading…
Reference in New Issue