soc/amd/*/include/pci_devs: fix copy-paste error in PCIE_ABC_C_DEVFN
Since it's an internal bus, it's PCIE_ABC_C_DEVFN and not PCIE_GPP_C_DEVFN. This also makes it consistent with the rest of the internal PCI buses. Signed-off-by: Felix Held <felix-coreboot@felixheld.de> Change-Id: Ica8b666161c3cd3b0b4a29f8a4b0aff473b4d833 Reviewed-on: https://review.coreboot.org/c/coreboot/+/74656 Tested-by: build bot (Jenkins) <no-reply@coreboot.org> Reviewed-by: Martin Roth <martin.roth@amd.corp-partner.google.com> Reviewed-by: Karthik Ramasubramanian <kramasub@google.com> Reviewed-by: Fred Reitberger <reitbergerfred@gmail.com>
This commit is contained in:
parent
b5d8cf8d1c
commit
e8a21e7a62
|
@ -108,7 +108,7 @@
|
|||
#define SATA1_DEVFN PCI_DEVFN(SATA1_DEV, SATA1_FUNC)
|
||||
|
||||
#define PCIE_ABC_C_FUNC 3
|
||||
#define PCIE_GPP_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define PCIE_ABC_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define SOC_PCIE_GPP_C_DEV _SOC_DEV(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
|
||||
/* SMBUS */
|
||||
|
|
|
@ -86,7 +86,7 @@
|
|||
#define SOC_PCIE_GPP_B_DEV _SOC_DEV(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_B_FUNC)
|
||||
|
||||
#define PCIE_ABC_C_FUNC 3
|
||||
#define PCIE_GPP_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define PCIE_ABC_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define SOC_PCIE_GPP_C_DEV _SOC_DEV(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
|
||||
#define XHCI2_DEV 0x0
|
||||
|
|
|
@ -48,7 +48,7 @@ enum cb_err pci_xhci_get_wake_gpe(const struct device *dev, int *gpe)
|
|||
*gpe = xhci_sci_sources[1].gpe;
|
||||
return CB_SUCCESS;
|
||||
}
|
||||
} else if (dev->bus->dev->path.pci.devfn == PCIE_GPP_C_DEVFN) {
|
||||
} else if (dev->bus->dev->path.pci.devfn == PCIE_ABC_C_DEVFN) {
|
||||
if (dev->path.pci.devfn == XHCI2_DEVFN
|
||||
&& dev->device == PCI_DID_AMD_FAM17H_MODELA0H_XHCI2) {
|
||||
*gpe = xhci_sci_sources[2].gpe;
|
||||
|
|
|
@ -84,7 +84,7 @@
|
|||
#define SOC_PCIE_GPP_B_DEV _SOC_DEV(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_B_FUNC)
|
||||
|
||||
#define PCIE_ABC_C_FUNC 3
|
||||
#define PCIE_GPP_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define PCIE_ABC_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define SOC_PCIE_GPP_C_DEV _SOC_DEV(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
|
||||
#define XHCI2_DEV 0x0
|
||||
|
|
|
@ -49,7 +49,7 @@ enum cb_err pci_xhci_get_wake_gpe(const struct device *dev, int *gpe)
|
|||
*gpe = xhci_sci_sources[1].gpe;
|
||||
return CB_SUCCESS;
|
||||
}
|
||||
} else if (dev->bus->dev->path.pci.devfn == PCIE_GPP_C_DEVFN) {
|
||||
} else if (dev->bus->dev->path.pci.devfn == PCIE_ABC_C_DEVFN) {
|
||||
if (dev->path.pci.devfn == XHCI2_DEVFN
|
||||
&& dev->device == PCI_DID_AMD_FAM17H_MODELA0H_XHCI2) {
|
||||
*gpe = xhci_sci_sources[2].gpe;
|
||||
|
|
|
@ -104,7 +104,7 @@
|
|||
#define GFX_IPU_DEVFN PCI_DEVFN(GFX_IPU_DEV, GFX_IPU_FUNC)
|
||||
|
||||
#define PCIE_ABC_C_FUNC 3
|
||||
#define PCIE_GPP_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define PCIE_ABC_C_DEVFN PCI_DEVFN(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
#define SOC_PCIE_GPP_C_DEV _SOC_DEV(PCIE_ABC_BRIDGE_DEV, PCIE_ABC_C_FUNC)
|
||||
|
||||
#define USB4_XHCI0_DEV 0x0
|
||||
|
|
Loading…
Reference in New Issue