Update projets-commissions/asus-coreboot/index.stl
This commit is contained in:
parent
498a1265ea
commit
f4e60867ff
|
@ -63,14 +63,15 @@ travail, et à le maintenir jusqu'à ce qu'il soit complètement intégré à Co
|
|||
)
|
||||
(
|
||||
Il y a donc un certain nombre d'étapes à franchir (liste non-exhaustive) :
|
||||
|
||||
= Trouver des outils de débogage pour travailler efficacement et valider les étapes : JTAG, gdbstub, ...
|
||||
= Séparer le code du processeur/chipset du code spécifique à la carte.
|
||||
= Supporter RELOCATABLE_RAMSTAGE
|
||||
= Prise en charge de POSTCAR_STAGE
|
||||
= Support de C_ENVIRONMENT_BOOTBLOCK
|
||||
= Sauvegarde des paramètres d'entraînement de la mémoire (parce que ce n'est pas fait du tout) et vérification que les tensions choisies ont un sens (parce que dans le code il y a des commentaires qui semblent dire "nous ne savons pas ce que nous faisons")
|
||||
= Initialisation des cœurs du CPU en parallèle
|
||||
)
|
||||
(
|
||||
= trouver des outils de débogage pour travailler efficacement et valider les étapes : JTAG, gdbstub, ... ;
|
||||
= séparer le code du processeur/chipset du code spécifique à la carte ;
|
||||
= supporter RELOCATABLE_RAMSTAGE ;
|
||||
= prise en charge de POSTCAR_STAGE ;
|
||||
= support de C_ENVIRONMENT_BOOTBLOCK ;
|
||||
= sauvegarde des paramètres d'entraînement de la mémoire (parce que ce n'est pas fait du tout) et vérification que les tensions choisies ont un sens (parce que dans le code il y a des commentaires qui semblent dire "nous ne savons pas ce que nous faisons") ;
|
||||
= initialisation des cœurs du CPU en parallèle.
|
||||
)
|
||||
|
||||
|
||||
|
|
Loading…
Reference in New Issue